晟矽微MC30P7050

7050.png

▶ 位 CPU 内核
        
 精简指令集, 级缓存寄存器型堆栈
        
 CPU 为双时钟,可在系统高/低频时钟之间切换
        
 系统高频时钟下 FCPU 可配置为 2/4/8/16 分频,系统低频时钟下 FCPU 固定为 分频

▶ 存储器
        
 1K×16 位 OTP 型程序存储器,可通过间接寻址读取程序存储器内容
        
 64 字节 SRAM 型通用数据存储器,支持直接寻址、间接寻址等多种寻址方式

▶ 组共 个 I/O
        
 P0P02/P04),P4P40/P41/P44),P5P53
        
 P04 可配置为单输入口或输入/开漏输出口,可复用为外部复位 RST 输入,编程时为高压 VPP 输入
        
 除 P04 外其余端口均内置上拉电阻,均可单独使能
        
 P0 所有端口均支持输入电平变化唤醒功能

▶ 系统时钟源
        
 内置高频 RC 振荡器(16MHz),可用作系统高频时钟源
        
 内置低频 RC 振荡器(32KHz@5V, 16KHz@3V),可用作系统低频时钟源

▶ 系统工作模式
        
 高速模式:CPU 在高频时钟下运行,低频时钟源工作
        
 低速模式:CPU 在低频时钟下运行,高频时钟源可选停止或工作
        
 空闲模式:CPU 停止运行,高频时钟源可选停止或工作,低频时钟源工作
        
 休眠模式:CPU 停止运行,所有时钟源停止工作

▶ 内部自振式看门狗计数器(WDT
        
 溢出时间:8192 / 内部低频 RC 振荡器频率(FLIRC),约为256ms@VDD=5V
        
 工作模式可配置:始终开启、始终关闭、低功耗模式下关闭

▶ 个定时器
        
 位定时器 T0,可实现外部计数、BUZ 和 PWM 功能,支持空闲模式下溢出唤醒
        
 位定时器 T1,可实现外部计数、BUZ 和 PWM 功能

▶ 个 12 位高精度逐次逼近型 ADC
        
 路外部通道:AN0/AN1/AN4路内部通道:VDD/4
        
 参考电压可选:VDD、内部参考电压 VIR2V/3V/4V)、外部参考电压 VERVERI 输入)
        
 ADC 时钟:FCPU 的 4/8/32/64 分频
        
 支持零点或顶点校准

▶ 中断
        
 外部中断(INT0~INT1
        
 定时器中断(T0~T1
        
 ADC 中断

▶ 低电压复位 LVR: 2.0V/2.4V/2.7V/3.6V

▶ 低电压检测 LVD: 关闭/2.4V/3.6V

▶ 工作电压

         VLVR27 ~ 5.5V @ Fcpu = 0~8MHz
        
 VLVR20 ~ 5.5V @ Fcpu = 0~4MHz

▶ 封装形式
        
 SOP8/DIP8/SOT23-6






推荐

  • QQ空间

  • 新浪微博

  • 人人网

  • 豆瓣

取消
技术支持: 风科网
  • 首页
  • 电话
  • 微信
  • 留言
  • 位置